Europa-247.de

Neue HSPICE-Precision-Parallel-Technologie von Synopsys erzielt bis zu 7-fache Beschleunigung für Analog/Mixed-Signal Designs
Datum: Montag, dem 20. September 2010
Thema: Europa Infos


Hochentwickelte Analysefunktionen in HSPICE 2010 stellen eine High-Performance-Lösung zur Analog-Verifikation dar

MOUNTAIN VIEW, Kalif., 20. Sept. 2010 - Synopsys, Inc. (Nasdaq: SNPS), ein weltweit führender Anbieter von Software und IP zum Entwurf, zur Verifikation und zur Fertigung integrierter Schaltungen, hat heute die neue Multi-Threading-Technologie HSPICE® Precision Parallel (HPP) vorgestellt, welche eine bis zu 7-fache Simulationsbeschleunigung für komplexe Analog- und Mixed-Signal-Designs erzielt. Außer der neuen HPP-Technologie umfasst die HSPICE-2010-Lösung verbesserte Konvergenzalgorithmen, weiterentwickelte analoge Analysefunktionen sowie hersteller-qualifizierte Unterstützung für Process-Design-Kits (PDKs). All dies dehnt die Genauigkeit des goldenen Standards HSPICE auf die Verifikation komplexer Schaltkreise wie Phase-Locked-Loops, SERDES, Datenkonverter, digitale Präzisionsbausteine und Power-Management aus. Mit HSPICE 2010 können Designteams die Corner-Case-Verifikation ihrer analogen Schaltkreise beschleunigen und das Risiko von Silizium-Respins verringern.

Um die Multimedia-Pressemitteilung zu sehen, klicken Sie bitte hier: http://synopsys.com/Company/PressRoom/Pages/HSPICEHPPNR.aspx?cmp=HSPICE-HPP-MNRE

"Wir setzen auf HSPICE zur Simulation unserer Analog-Designs mit ihren hochentwickelten digitalen Steuerungsfunktionen", sagte Xiaowei Wang, Leiter der Abteilung Analog-Design bei HiSilicon. "Beim Einsatz der aktuellsten HSPICE-Precision-Parallel-Technologie im Rahmen des Entwurfs eines Datenkonverters erreichten wir eine 7-fache Beschleunigung auf 8 Cores, wodurch eine mehrtägige Simulation auf etwa 8 Stunden verkürzt wurde. HPP ermöglicht unseren Analog-Ingenieuren eine Produktivitätssteigerung, indem mehrere Iterationen an einem einzigen Tag simuliert werden können."

HSPICE-Precision-Parallel-Technology
Im Jahre 2008 war HSPICE einer der ersten kommerziellen Schaltkreissimulatoren mit vollständiger Multi-Threading-Fähigkeit. Die neue HPP-Technologie bringt Multi-Threading-Performance für komplexe analoge Schaltkreise aufgrund signifikant höherer Geschwindigkeit und klassenbester Multicore-Skalierbarkeit auf eine neue Ebene. HPP kombiniert eine adaptive Sub-Matrix-Technologie mit optimierter Cache-Nutzung und geradliniger Bausteinmodell-Evaluation, um auf heutigen Multicore-Rechnern eine hohe und in hohem Maße skalierbare Performance zu erzielen. Eine effiziente Speicherverwaltung erlaubt die Simulation von Post-Layout-Schaltungen mit einer Größe von mehr als 10 Millionen Elementen.

"Wir evaluierten die HSPICE-Precision-Parallel-Technologie, um die Simulation unseres komplexen Clock-Mesh-Netzwerks mit mehreren Millionen Elementen zu beschleunigen", berichtete Antonio Todesco, SMTS-Entwicklungsingenieur in der Graphics-Silicon-Engineering-Group bei Advanced Micro Devices. "Die HSPICE-Precision-Parallel-Technologie erlaubte uns, eine eintägige Turnaroundzeit für ECO, Extraktion und Simulation zu erreichen, und das bei geringerem Speicherbedarf und der zur Unterstützung von Clock-Mesh-Schaltkreisintegrität erforderlichen Zeitauflösung."

"Mit zunehmendem Einsatz digital unterstützter Analogschaltkreise in SoCs verlangen Entwickler nach Innovation bei der Schaltkreissimulation, um die Transientensimulation signifikant zu beschleunigen und um von den Vorteilen der neuesten Multicore-Computer zu profitieren", meinte Paul Lo, Senior Vice President und Geschäftsführer des Bereichs Analog- und Mixed-Signal-Design bei Synopsys. "Wir investieren auch weiterhin in neue HSPICE- Technologie, um die Simulationsproduktivität für unsere HSPICE-Anwendergemeinde zu steigern."

Verfügbarkeit
Die HSPICE-Precision-Parallel-Technologie ist derzeit begrenzt für Kunden verfügbar, wird aber in der Dezember-2010-Release allgemein verfügbar sein.
Über Synopsys

Synopsys, Inc. (Nasdaq: SNPS) ist ein weltweit führender Anbieter von Electronic-Design-Automation-(EDA)-Software für Entwürfe im Halbleiterbereich und versorgt den globalen Elektronikmarkt mit der nötigen Software, Intellectual Property (IP) und Dienstleistungen für den Entwurf und die Fertigung von Halbleiterprodukten. Synopsys´ umfassendes, integriertes Portfolio von Implementierungs-, Verifikations-, IP-, Fertigungs- und Field-Programmable-Gate-Array-(FPGA)-Lösungen hilft, den entscheidenden Heraus-forderungen zu begegnen, die sich Entwicklern und Herstellern heutzutage stellen, beispielsweise Power- und Yield-Management, Software-to-Silicon-Verifikation und Time-to-Results. Diese technologie-führenden Lösungen unterstützen die Kunden von Synopsys dabei, konkurrenzfähig zu sein und beste Produkte bei gleichzeitig reduzierten Kosten und Entwurfsrisiken rasch auf den Markt zu bringen. Synopsys hat seinen Hauptsitz in Mountain View, Kalifornien, und unterhält mehr als 65 Büros in Nordamerika, Europa, Japan, Asien und Indien. Besuchen Sie Synopsys online unter http://synopsys.com/.

Vorausschauende Aussagen
Diese Pressemitteilung enthält vorausschauende Aussagen innerhalb der Bedeutung des Abschnitts 27A des Securities Acts von 1933 und des Abschnitts 21E des Securities Exchange Acts von 1934, einschließlich Aussagen bezüglich des erwarteten Nutzens und des Datums der generellen Verfügbarkeit der HSPICE-Precision-Parallel-Technologie. Diese Aussagen basieren auf gegenwärtigen Erwartungen und Überzeugungen. Tatsächliche Ergebnisse könnten materiell von diesen Aussagen abweichen, was das Resultat unvorhergesehener Schwierigkeiten, von Unsicherheiten, die mit der Einführung eines jeden neuen Produkts einhergehen, sowie bestimmter im Abschnitt 10-K des Synopsys-Jahresberichts für das zum 31. Oktober 2009 endende Geschäftsjahr und darauf folgenden Formblättern 10-Q unter der Rubrik "Risk Factors" enthaltenen Aussagen sein kann."

###

Synopsys und HSPICE sind eingetragene Warenzeichen von Synopsys, Inc. Andere in dieser Mitteilung erwähnte Warenzeichen oder eingetragene Warenzeichen sind geistiges Eigentum ihrer jeweiligen Besitzer.
Synopsys GmbH
Markus Krause
Karl-Hammerschmidt-Straße 34
85609 Aschheim / Dornach
089 / 993200

www.synopsys.com

Pressekontakt:
HBI Helga Bailey GmbH
Markus Krause
Stefan-George-Ring 2
81929
München
markus_krause@hbi.de
089 / 99 38 87 33
http://hbi.de



Hochentwickelte Analysefunktionen in HSPICE 2010 stellen eine High-Performance-Lösung zur Analog-Verifikation dar

MOUNTAIN VIEW, Kalif., 20. Sept. 2010 - Synopsys, Inc. (Nasdaq: SNPS), ein weltweit führender Anbieter von Software und IP zum Entwurf, zur Verifikation und zur Fertigung integrierter Schaltungen, hat heute die neue Multi-Threading-Technologie HSPICE® Precision Parallel (HPP) vorgestellt, welche eine bis zu 7-fache Simulationsbeschleunigung für komplexe Analog- und Mixed-Signal-Designs erzielt. Außer der neuen HPP-Technologie umfasst die HSPICE-2010-Lösung verbesserte Konvergenzalgorithmen, weiterentwickelte analoge Analysefunktionen sowie hersteller-qualifizierte Unterstützung für Process-Design-Kits (PDKs). All dies dehnt die Genauigkeit des goldenen Standards HSPICE auf die Verifikation komplexer Schaltkreise wie Phase-Locked-Loops, SERDES, Datenkonverter, digitale Präzisionsbausteine und Power-Management aus. Mit HSPICE 2010 können Designteams die Corner-Case-Verifikation ihrer analogen Schaltkreise beschleunigen und das Risiko von Silizium-Respins verringern.

Um die Multimedia-Pressemitteilung zu sehen, klicken Sie bitte hier: http://synopsys.com/Company/PressRoom/Pages/HSPICEHPPNR.aspx?cmp=HSPICE-HPP-MNRE

"Wir setzen auf HSPICE zur Simulation unserer Analog-Designs mit ihren hochentwickelten digitalen Steuerungsfunktionen", sagte Xiaowei Wang, Leiter der Abteilung Analog-Design bei HiSilicon. "Beim Einsatz der aktuellsten HSPICE-Precision-Parallel-Technologie im Rahmen des Entwurfs eines Datenkonverters erreichten wir eine 7-fache Beschleunigung auf 8 Cores, wodurch eine mehrtägige Simulation auf etwa 8 Stunden verkürzt wurde. HPP ermöglicht unseren Analog-Ingenieuren eine Produktivitätssteigerung, indem mehrere Iterationen an einem einzigen Tag simuliert werden können."

HSPICE-Precision-Parallel-Technology
Im Jahre 2008 war HSPICE einer der ersten kommerziellen Schaltkreissimulatoren mit vollständiger Multi-Threading-Fähigkeit. Die neue HPP-Technologie bringt Multi-Threading-Performance für komplexe analoge Schaltkreise aufgrund signifikant höherer Geschwindigkeit und klassenbester Multicore-Skalierbarkeit auf eine neue Ebene. HPP kombiniert eine adaptive Sub-Matrix-Technologie mit optimierter Cache-Nutzung und geradliniger Bausteinmodell-Evaluation, um auf heutigen Multicore-Rechnern eine hohe und in hohem Maße skalierbare Performance zu erzielen. Eine effiziente Speicherverwaltung erlaubt die Simulation von Post-Layout-Schaltungen mit einer Größe von mehr als 10 Millionen Elementen.

"Wir evaluierten die HSPICE-Precision-Parallel-Technologie, um die Simulation unseres komplexen Clock-Mesh-Netzwerks mit mehreren Millionen Elementen zu beschleunigen", berichtete Antonio Todesco, SMTS-Entwicklungsingenieur in der Graphics-Silicon-Engineering-Group bei Advanced Micro Devices. "Die HSPICE-Precision-Parallel-Technologie erlaubte uns, eine eintägige Turnaroundzeit für ECO, Extraktion und Simulation zu erreichen, und das bei geringerem Speicherbedarf und der zur Unterstützung von Clock-Mesh-Schaltkreisintegrität erforderlichen Zeitauflösung."

"Mit zunehmendem Einsatz digital unterstützter Analogschaltkreise in SoCs verlangen Entwickler nach Innovation bei der Schaltkreissimulation, um die Transientensimulation signifikant zu beschleunigen und um von den Vorteilen der neuesten Multicore-Computer zu profitieren", meinte Paul Lo, Senior Vice President und Geschäftsführer des Bereichs Analog- und Mixed-Signal-Design bei Synopsys. "Wir investieren auch weiterhin in neue HSPICE- Technologie, um die Simulationsproduktivität für unsere HSPICE-Anwendergemeinde zu steigern."

Verfügbarkeit
Die HSPICE-Precision-Parallel-Technologie ist derzeit begrenzt für Kunden verfügbar, wird aber in der Dezember-2010-Release allgemein verfügbar sein.
Über Synopsys

Synopsys, Inc. (Nasdaq: SNPS) ist ein weltweit führender Anbieter von Electronic-Design-Automation-(EDA)-Software für Entwürfe im Halbleiterbereich und versorgt den globalen Elektronikmarkt mit der nötigen Software, Intellectual Property (IP) und Dienstleistungen für den Entwurf und die Fertigung von Halbleiterprodukten. Synopsys´ umfassendes, integriertes Portfolio von Implementierungs-, Verifikations-, IP-, Fertigungs- und Field-Programmable-Gate-Array-(FPGA)-Lösungen hilft, den entscheidenden Heraus-forderungen zu begegnen, die sich Entwicklern und Herstellern heutzutage stellen, beispielsweise Power- und Yield-Management, Software-to-Silicon-Verifikation und Time-to-Results. Diese technologie-führenden Lösungen unterstützen die Kunden von Synopsys dabei, konkurrenzfähig zu sein und beste Produkte bei gleichzeitig reduzierten Kosten und Entwurfsrisiken rasch auf den Markt zu bringen. Synopsys hat seinen Hauptsitz in Mountain View, Kalifornien, und unterhält mehr als 65 Büros in Nordamerika, Europa, Japan, Asien und Indien. Besuchen Sie Synopsys online unter http://synopsys.com/.

Vorausschauende Aussagen
Diese Pressemitteilung enthält vorausschauende Aussagen innerhalb der Bedeutung des Abschnitts 27A des Securities Acts von 1933 und des Abschnitts 21E des Securities Exchange Acts von 1934, einschließlich Aussagen bezüglich des erwarteten Nutzens und des Datums der generellen Verfügbarkeit der HSPICE-Precision-Parallel-Technologie. Diese Aussagen basieren auf gegenwärtigen Erwartungen und Überzeugungen. Tatsächliche Ergebnisse könnten materiell von diesen Aussagen abweichen, was das Resultat unvorhergesehener Schwierigkeiten, von Unsicherheiten, die mit der Einführung eines jeden neuen Produkts einhergehen, sowie bestimmter im Abschnitt 10-K des Synopsys-Jahresberichts für das zum 31. Oktober 2009 endende Geschäftsjahr und darauf folgenden Formblättern 10-Q unter der Rubrik "Risk Factors" enthaltenen Aussagen sein kann."

###

Synopsys und HSPICE sind eingetragene Warenzeichen von Synopsys, Inc. Andere in dieser Mitteilung erwähnte Warenzeichen oder eingetragene Warenzeichen sind geistiges Eigentum ihrer jeweiligen Besitzer.
Synopsys GmbH
Markus Krause
Karl-Hammerschmidt-Straße 34
85609 Aschheim / Dornach
089 / 993200

www.synopsys.com

Pressekontakt:
HBI Helga Bailey GmbH
Markus Krause
Stefan-George-Ring 2
81929
München
markus_krause@hbi.de
089 / 99 38 87 33
http://hbi.de







Dieser Artikel kommt von Europa News & Europa Infos & Europa Tipps !
http://www.europa-247.de

Die URL für diesen Artikel ist:
http://www.europa-247.de/modules.php?name=News&file=article&sid=3494